kado.or.kr 창원대 전기전자회로응용experiment(실험) 리포트 7.Flip-Flop > kado3 | kado.or.kr report

창원대 전기전자회로응용experiment(실험) 리포트 7.Flip-Flop > kado3

본문 바로가기

kado3


[[ 이 포스팅은 제휴마케팅이 포함된 광고로 커미션을 지급 받습니다. ]


창원대 전기전자회로응용experiment(실험) 리포트 7.Flip-Flop

페이지 정보

작성일 22-12-18 02:45

본문




Download : 예비7.flip-flop.hwp




pspice simulator로 회로결선 + 결과파형
pspice simulator로 회로결선 + 결과파형 실험 중 일부만이 기재 되어있음을 밝힙니다 , 창원대 전기전자회로응용실험 리포트 7.Flip-Flop공학기술레포트 , 창원대_전기전자회로응용실험 리포트_7 Flip-Flop






experiment(실험) 중 일부만이 기재 되어있음을 밝힙니다

창원대_전기전자회로응용실험,리포트_7,Flip-Flop,공학기술,레포트

설명

Download : 예비7.flip-flop.hwp( 28 )




창원대 전기전자회로응용experiment(실험) 리포트 7.Flip-Flop

레포트/공학기술
1. 7400 NAND gate를 사용하여 그림 7.1의 S-R flip-flop 회로를 결선하여라. s-r flip-flop 회로에 다음 표와 같은 순서로 input 신호를 인가하고 output를 기록하여라.

2. j-k flip-flop 과 d flip-flop의 진리표를 자세히 살펴보고, 7473 j-k flip-flop과 7400 nand gate ic를 이용하여 d flip-flop을 설계하여라.

3. 실험순서 2에서 설계된 d flip-flop 회로를 결선한 뒤 실험을 통해 다음 표를 완성하여라.

4. 그림 7.7의 7473 data bus 실험회로를 결선하여라. 다음 표의 순서대로 실험을 수행하고, bus Q의 값을 기록하여라.

5. 그림 7.8의 74194 data bus loading 및 shift operation 실험회로를 결선하여라. function generator의 TTLOUT 출력을 1hz 구형파로 선택하여 194 ic의 11번 clock에 인가하여라. 10번 s1을 1에서 0으로 바꾸고 led의 상황을 觀察하여라.(...)

6. 실험순서 5에서 function g…(skip)






순서


다.
Total 12,111건 1 페이지

검색

REPORT 73(sv75)



해당자료의 저작권은 각 업로더에게 있습니다.

kado.or.kr 은 통신판매중개자이며 통신판매의 당사자가 아닙니다.
따라서 상품·거래정보 및 거래에 대하여 책임을 지지 않습니다.
[[ 이 포스팅은 제휴마케팅이 포함된 광고로 커미션을 지급 받습니다 ]]

[저작권이나 명예훼손 또는 권리를 침해했다면 이메일 admin@hong.kr 로 연락주시면 확인후 바로 처리해 드리겠습니다.]
If you have violated copyright, defamation, of rights, please contact us by email at [ admin@hong.kr ] and we will take care of it immediately after confirmation.
Copyright © kado.or.kr All rights reserved.